![]() 顯示面板驅動裝置與其操作方法以及其源極驅動器
专利摘要:
一種顯示面板驅動裝置與其操作方法以及其源極驅動器。顯示面板驅動裝置包括時序控制器以及源極驅動器。時序控制器輸出顯示資料以及錯誤檢查資料。源極驅動器依據時序控制器所提供的顯示資料產生用於驅動顯示面板之源極驅動信號,以及依據時序控制器所提供的錯誤檢查資料檢查該顯示資料有無錯誤。 公开号:TW201306002A 申请号:TW100125601 申请日:2011-07-20 公开日:2013-02-01 发明作者:Te-Hsien Kuo;Hsiu-Hui Yang;Chin-Hung Hsu 申请人:Novatek Microelectronics Corp; IPC主号:G09G3-00
专利说明:
顯示面板驅動裝置與其操作方法以及其源極驅動器 本發明是有關於一種顯示裝置,且特別是有關於一種顯示面板驅動裝置、顯示面板驅動裝置的操作方法以及其源極驅動器。 在傳統顯示面板驅動裝置中,時序控制器(timing controller)以及源極驅動器(source driver)之間的資料/控制信號的傳輸只有單方向傳輸,亦即從時序控制器傳輸至源極驅動器。時序控制器頻繁地將大量的顯示資料傳輸至源極驅動器。在顯示資料從時序控制器至源極驅動器的傳送過程中,各種型態的雜訊,例如電磁干擾(electromagnetic interfering,EMI),都可能會改變顯示資料。當源極驅動器接收到錯誤的顯示資料時,源極驅動器會以錯誤的源極驅動信號去驅動顯示面板。然而,傳統源極驅動器無法判斷從時序控制器所接收到的顯示資料是否正確。 本發明提供一種顯示面板驅動裝置與其操作方法以及源極驅動器。源極驅動器可以檢查時序控制器提供的顯示資料有無錯誤,以避免將錯誤的源極驅動信號寫入顯示面板。 本發明實施例提出一種顯示面板驅動裝置,包括時序控制器以及源極驅動器。時序控制器輸出顯示資料以及錯誤檢查資料。源極驅動器耦接至時序控制器。源極驅動器依據該顯示資料產生用於驅動顯示面板之源極驅動信號,以及依據該錯誤檢查資料檢查該顯示資料有無錯誤。 本發明實施例提出一種顯示面板驅動電路的操作方法,包括:從時序控制器將顯示資料以及錯誤檢查資料傳送給源極驅動器;由該源極驅動器依據該顯示資料產生用於驅動顯示面板之源極驅動信號;以及由該源極驅動器依據該錯誤檢查資料檢查該顯示資料有無錯誤。 本發明實施例提出一種源極驅動器,包括多個通道以及一錯誤偵測器。所述多個通道各自依據時序控制器所輸出之顯示資料產生用於驅動顯示面板之源極驅動信號。錯誤偵測器依據該時序控制器所輸出之錯誤檢查資料檢查該些通道的顯示資料有無錯誤。 基於上述,本發明實施例的源極驅動器可以從時序控制器接收顯示資料以及錯誤檢查資料。源極驅動器依據錯誤檢查資料檢查顯示資料有無錯誤,以避免將錯誤的源極驅動信號寫入顯示面板。 為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。 本發明可以應用於任何類型顯示器的驅動裝置。例如,圖1是依照本發明實施例說明一種顯示面板驅動裝置的功能方塊示意圖。顯示面板驅動裝置包括時序控制器110、至少一個源極驅動器(例如源極驅動器121、122、123與124)以及至少一個閘極驅動器(例如閘極驅動器131與132)。圖2是依照本發明實施例說明圖1中顯示面板驅動裝置的信號時序示意圖。當中將說明各種控制信號,然而在本發明的其他實施例中可能採用不同的控制信號與驅動機制。本領域具有通常知識者當可依照設計需求而採用任何類型的顯示器驅動裝置,以及依據本發明之教示而將圖1與圖2所示實施範例類推應用至所採用類型的顯示器驅動裝置中。 請參照圖1與圖2,閘極驅動器131與132耦接於時序控制器110與顯示面板10之間。在閘極驅動器131~132接收到時序控制器110所提供的垂直起始信號STV後,垂直起始信號STV便在閘極驅動器131~132之內部依照閘極時脈信號CPV的時序開始逐級遞移。因此,閘極驅動器131~132便可依據垂直起始信號STV之遞移位置而一個接著一個地輪流驅動顯示面板10的每一條掃描線。例如,掃描線G1先被驅動,然後依序驅動掃描線G2、G3、G4、...等。時序控制器110經由控制匯流排提供輸出致能信號OE(或是輸出禁能信號)給閘極驅動器131~132,以控制閘極驅動器131~132之輸出為致能(enable)狀態或是禁能(disable)狀態。例如,時序控制器110於期間T2經由控制匯流排提供禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,以遮罩(mask)掃描線G2。因此,掃描線G2在期間T2原本的驅動脈衝(driving pulse)被禁能/取消,如圖2所示。 源極驅動器121~124耦接於時序控制器110與顯示面板10之間。在源極驅動器121~124接收到時序控制器110所提供的水平起始信號STH後,水平起始信號STH便在源極驅動器121~124之內部依照源極時脈信號CK的時序開始逐級遞移。時序控制器110將多條線資料(顯示資料)以串列方式依序輸出至資料線匯流排DAT,因此源極驅動器121~124可以從資料線匯流排DAT獲得顯示資料。於本實施例中,資料線匯流排DAT例如是符合小型低電壓差動信號傳輸介面(Mini Low Voltage Differential Signaling,mini-LVDS)規格的匯流排。 相鄰二條線資料之間具有一個水平空白(blanking)期間以及重置(reset)期間。由於源極驅動器121~124並聯於資料線匯流排DAT,因此在每一個線資料傳送期間被分為四個子期間,分別用以傳遞其中一個源極驅動器的顯示資料。例如,請參照圖2,用以傳送第一掃描線G1所需顯示資料的線資料傳送期間210被分為四個子期間211、212、213與214。子期間211~214分別用以傳遞源極驅動器121~124的顯示資料。依據時序控制器110所輸出源極時脈信號CK、水平起始信號STH、閂鎖信號LD與極性控制性號POL的控制,源極驅動器121~124可以將資料線匯流排DAT的顯示資料轉換為源極驅動信號,以及配合閘極驅動器131~132的掃描時序將源極驅動信號寫入顯示面板10的多個像素(pixel)中以顯示影像。 除了顯示資料之外,於本實施例中的時序控制器110更經由資料線匯流排DAT將顯示資料的錯誤檢查資料傳送給源極驅動器121~124。每接收完一顆源極驅動器的顯示資料後,此顆源極驅動器會繼續接收相對的錯誤檢查資料。例如,請參照圖2,時序控制器110在子期間211之後將源極驅動器121的第一線資料(顯示資料)的錯誤檢查資料CS1傳送給源極驅動器121,在子期間212之後將源極驅動器122的第一線資料的錯誤檢查資料CS2傳送給源極驅動器122,在子期間213之後將源極驅動器123的第一線資料的錯誤檢查資料CS3傳送給源極驅動器123,以及在子期間214之後將源極驅動器124的第一線資料的錯誤檢查資料CS4傳送給源極驅動器124。 上述錯誤檢查資料可以是顯示資料的補數,或為顯示資料之總和的補數,或為顯示資料之總和,或為其他錯誤檢查糾正(Error Checking and Correction,ECC)碼。例如,子期間211對應於源極驅動器121的第一線資料(顯示資料),則錯誤檢查資料CS1為源極驅動器121的第一線資料的總和的2之補數(2's complement)。源極驅動器121可以藉由檢查錯誤檢查資料CS1與該顯示資料之總和之加總值是否為零,以判斷該顯示資料是否錯誤。又例如,錯誤檢查資料CS1為源極驅動器121的第一線資料的總和。源極驅動器121可以累加該顯示資料(第一線資料)以獲得一累加值,以及比較該累加值與錯誤檢查資料CS1,以判斷該顯示資料(第一線資料)是否錯誤。 源極驅動器121~124各自依據錯誤檢查資料(例如錯誤檢查資料CS1~CS4)檢查對應的顯示資料有無錯誤。當源極驅動器121~124其中的任何一者檢查到顯示資料發生錯誤時,該源極驅動器經由回饋匯流排FB回饋一錯誤訊息給時序控制器110。當源極驅動器121~124其中的任何一者回饋該錯誤訊息給時序控制器110時,時序控制器110經由控制匯流排送出禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,使閘極驅動器131~132不驅動顯示面板10中的某一條(或多條)對應閘極線。 例如,請參照圖2,當源極驅動器121檢查到第二線資料(即第二掃描線G2所需的顯示資料)發生錯誤時,源極驅動器121經由回饋匯流排FB回饋一錯誤訊息(例如高邏輯「H」)給時序控制器110。依據回饋匯流排FB的錯誤訊息,時序控制器110於期間T2經由控制匯流排送出禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,以遮罩第二掃描線G2的驅動脈衝,也就是使閘極驅動器131~132不驅動顯示面板10中的第二掃描線G2。 也就是說,當閘極驅動器131~132經由控制匯流排接收到禁能狀態(例如邏輯0)的輸出致能信號OE時,閘極驅動器131~132不會開啟(turn on)所述對應閘極線上的像素。因此,當源極驅動器121~124其中的任何一者檢查到顯示資料發生錯誤時,此錯誤的顯示資料不會被寫入顯示面板10的像素中。源極驅動器121~124具有偵錯的能力,因此圖1所示顯示面板驅動裝置可以避免顯示面板10顯示出明顯的錯誤畫面或是避免雜訊(Noise)的干擾使畫面錯亂。 圖3是依照本發明實施例說明圖1中源極驅動器121的功能方塊示意圖。圖1中其他源極驅動器122~124的實現方式可以參照源極驅動器121的相關說明。源極驅動器121包括多個通道(例如通道310、320與330)、錯誤偵測器340以及移位暫存器(shift register)350。在移位暫存器350接收到時序控制器110所提供的水平起始信號STH後,水平起始信號STH便在移位暫存器350之內部依照源極時脈信號CK的時序開始逐級遞移。因此,移位暫存器350可以一個一個地觸發通道310~330去閂鎖時序控制器110所輸出之顯示資料。在這些通道310~330完成所述顯示資料的接收操作後,源極驅動器121的取樣暫存器360接收並閂鎖所述顯示資料的錯誤檢查資料(例如圖2所示錯誤檢查資料CS1)。在源極驅動器121完成該錯誤檢查資料的接收操作後,錯誤偵測器340依據時序控制器110所輸出之錯誤檢查資料(由取樣暫存器360所提供)檢查這些通道310~330的顯示資料有無錯誤,並將檢查結果通過回饋匯流排FB回饋給時序控制器110。當這些通道310~330的顯示資料中至少一個通道的顯示資料為錯誤時,該錯誤偵測器340通過回饋匯流排FB回饋一錯誤訊息給時序控制器110。 另一方面,通道310~330各自依據時序控制器110所輸出之顯示資料產生用於驅動顯示面板10之源極驅動信號。於本實施例中,源極驅動器121的每一通道各自包括取樣暫存器(sample register)、保持暫存器(hold register)、數位類比轉換器(digital-to-analog converter,DAC)以及輸出緩衝器(output buffer)。以通道310為例,通道310包括取樣暫存器311、保持暫存器312、數位類比轉換器313以及輸出緩衝器314。其它通道320~330的實施方式可以參照通道310的相關說明。依據移位暫存器350的觸發時序,取樣暫存器311記錄時序控制器110通過資料線匯流排DAT所輸出的顯示資料,而取樣暫存器360記錄時序控制器110通過資料線匯流排DAT所輸出的錯誤檢查資料。保持暫存器312回應於時序控制器110的閂鎖信號LD而決定是否閂鎖取樣暫存器311所輸出的顯示資料。數位類比轉換器313將保持暫存器312所輸出的數位顯示資料轉換為類比的源極驅動信號。其中,極性控制性號POL可以決定數位類比轉換器313所輸出的源極驅動信號為正極性或是負極性。數位類比轉換器313所輸出的源極驅動信號可以經由輸出緩衝器314傳送至顯示面板10。 圖4是依照本發明實施例說明圖3中錯誤偵測器340的功能方塊示意圖。於本實施例中,時序控制器110所輸出之錯誤檢查資料(由取樣暫存器360所提供)為通道310~330的顯示資料(由各通道的取樣暫存器所提供)之總和的補數。錯誤偵測器340包括全加器電路341以及錯誤檢查電路342。在顯示資料依序讀進通道310~330的取樣暫存器之同時,全加器電路341就會開始將每一個通道的顯示資料加總起來,以獲得通道資料加總值。在全部通道310~330的顯示資料都相加之後,全加器電路341再將取樣暫存器360所提供的錯誤檢查資料與所述通道資料加總值進行加總,並將加總結果輸出給錯誤檢查電路342。錯誤檢查電路342接收並檢查全加器電路341的輸出,以及將檢查結果作為錯誤訊息,以便經由回饋匯流排FB通知時序控制器110。 例如,於本實施例中,取樣暫存器360所提供的錯誤檢查資料可以是2之補數。因此,若通道310~330的顯示資料是正確無誤,則全加器電路341的所有輸出位元(不含進位位元)全為「0」。於是,錯誤檢查電路342可以檢查全加器電路341的所有輸出位元是否全為「0」。錯誤檢查電路342可以是或閘(OR gate),其中此或閘的多個輸入端各自接收全加器電路341的其中一個輸出位元,而此或閘的輸出端連接至回饋匯流排FB。若全加器電路341的所有輸出位元是否全為「0」,表示通道310~330所收顯示資料無誤,因此錯誤檢查電路342不會將回饋匯流排FB拉升至高邏輯「H」。若全加器電路341的所有輸出位元中有任何一個位元為「1」,表示通道310~330所收顯示資料發生異常。當發現通道310~330接收到的顯示資料是錯誤的時候,錯誤檢查電路342會將回饋匯流排FB拉升至高邏輯「H」,以便讓時序控制器110去禁能閘極驅動器131~132的輸出,使顯示面板10中對應的掃描線不被驅動。因此,即使源極驅動器121輸出了錯誤的顯示資料,因為對應的掃描線不被驅動而沒有打開像素,所以在顯示面板10上就不會看到錯誤的顯示資料,而會使所述對應掃描線的所有像素維持在上一個畫面(Frame)的顯示資料。 又例如,於其他實施例中,取樣暫存器360所提供的錯誤檢查資料可以是1之補數。因此,若通道310~330的顯示資料是正確無誤,則全加器電路341的所有輸出位元(不含進位位元)全為「1」。錯誤檢查電路342可以是反及閘(NAND gate),其中此反及閘的多個輸入端各自接收全加器電路341的其中一個輸出位元,而此反及閘的輸出端連接至回饋匯流排FB。於是,同理可推,錯誤檢查電路342可以依據全加器電路341的輸出來判斷通道310~330所收顯示資料是否發生異常,並將錯誤訊息通過回饋匯流排FB回饋給時序控制器110。 圖5是依照本發明另一實施例說明圖3中錯誤偵測器340的功能方塊示意圖。於本實施例中,時序控制器110所輸出之錯誤檢查資料(由取樣暫存器360所提供)為通道310~330的顯示資料(由各通道的取樣暫存器所提供)之總和。錯誤偵測器340包括累加電路343以及比較電路344。在顯示資料依序讀進通道310~330的取樣暫存器之同時,累加電路343就會開始將每一個通道的顯示資料進行累加,以獲得累加值。在全部通道310~330的顯示資料都相加之後,累加電路343再將累加值輸出至比較電路344。比較電路344將累加電路343所提供的累加值與取樣暫存器360所提供的錯誤檢查資料進行比較,以及將比較結果作為錯誤訊息以經由回饋匯流排FB通知時序控制器110。其中,若累加電路343所輸出的累加值相同於取樣暫存器360所提供的錯誤檢查資料,表示通道310~330所收顯示資料無誤,因此比較電路344不會將回饋匯流排FB拉升至高邏輯「H」。若累加電路343所輸出的累加值不同於取樣暫存器360所提供的錯誤檢查資料,表示通道310~330所接收顯示資料發生異常,因此比較電路344會將回饋匯流排FB拉升至高邏輯「H」。 請一併參照圖1,每顆源極驅動器121~124在依序輸出完畢後會接著輸出水平起始信號STH給下一顆源極驅動器。由於每顆源極驅動器121~124各自在不同時間接收顯示資料與錯誤檢查資料,因此源極驅動器121~124的錯誤偵測器340會在不同時間將回饋匯流排FB的準位拉降至低邏輯「L」或是拉升至高邏輯「H」,而其他時間回饋匯流排FB的準位為高阻抗Hi-Z狀態,如圖2所示。如此可避免在回饋匯流排FB上不必要的功率消耗以及每顆源極驅動器121~124之間的回饋匯流排FB信號相互干擾的情況。對時序控制器110而言,耦接至回饋匯流排FB的連接端可接一個拉低(Pull-low)電阻,所以回饋匯流排FB的默認(default)信號為低邏輯「L」(或邏輯「0」)。只要回饋匯流排FB被任何一顆源極驅動器121~124拉到高邏輯「H」,即表示源極驅動器接收信號有誤。 圖6是依照本發明另一實施例說明圖1中源極驅動器121的功能方塊示意圖。圖1中其他源極驅動器122~124的實現方式可以參照源極驅動器121的相關說明。圖6所示源極驅動器121可以參照圖3所示實施例之相關說明。不同於圖3所示實施例之處,在於圖6所示源極驅動器121還包括控制電路610。控制電路610依據回饋匯流排FB的錯誤訊息與時序控制器110所輸出的閂鎖信號LD而產生控制信號LD’。這些通道310~330的保持暫存器(例如保持暫存器312)回應於控制信號LD’而決定是否閂鎖這些通道310~330的取樣暫存器(例如取樣暫存器311)所輸出的顯示資料。 當源極驅動器121的錯誤偵測器340判定這些通道310~330的顯示資料為正確時,控制電路610引接閂鎖信號LD給這些通道310~330的保持暫存器(例如保持暫存器312)作為控制信號LD’。當源極驅動器121的錯誤偵測器340檢查到這些通道310~330的顯示資料發生錯誤時,控制電路610依據回饋匯流排FB的錯誤訊息而不輸出控制信號LD’。由於閂鎖信號LD被遮罩而無法觸發這些通道310~330的保持暫存器,因此錯誤的顯示資料不會被寫入保持暫存器,而使這些保持暫存器保持前一條掃描線的顯示資料。因此,圖6所示源極驅動器121可以避免將錯誤的顯示資料寫入顯示面板10。再者,當這些通道310~330的顯示資料發生錯誤時,由於這些保持暫存器保持前一條掃描線的顯示資料,因此這些通道310~330可以不用進行信號轉態,以節省功率消耗。 在其他實施例中,控制電路610可更連接至這些通道310~330的輸出緩衝器(例如輸出緩衝器314)。當錯誤偵測器340判定這些通道310~330的顯示資料為正確時,控制電路610發出控制信號LD’而致能(enable)這些通道310~330的輸出緩衝器。當錯誤偵測器340檢查到這些通道310~330的顯示資料發生錯誤時,控制電路610依據回饋匯流排FB的錯誤訊息而不輸出控制信號LD’。由於閂鎖信號LD被遮罩使得這些通道310~330的輸出緩衝器被禁能(disable)。也就是說,當這些通道310~330的顯示資料發生錯誤時,源極驅動器121停止輸出源極驅動信號至顯示面板10,以避免將錯誤的源極驅動信號(顯示資料)寫入顯示面板10。再者,當這些通道310~330的顯示資料發生錯誤時,由於這些通道310~330的輸出緩衝器被禁能,因此可以節省功率消耗。 上述控制電路610可以是受控開關。此受控開關的控制端經由回饋匯流排FB連接至錯誤偵測器340。此受控開關的第一端連接至時序控制器110以接收閂鎖信號LD,此受控開關的第二端連接至這些通道310~330的保持暫存器以提供控制信號LD’。 圖7是依照本發明另一實施例說明圖6中控制電路610的電路示意圖。於本實施例中,控制電路610包含反閘(NOT gate) 710與及閘(AND gate) 720。反閘710的輸入端經由回饋匯流排FB連接至錯誤偵測器340。及閘720的第一輸入端連接至反閘710的輸出端。及閘720的第二輸入端連接至時序控制器110以接收閂鎖信號LD。及閘720的輸出端連接至這些通道310~330的保持暫存器以提供控制信號LD’。 圖8是依照本發明另一實施例說明一種顯示面板驅動裝置的功能方塊示意圖。圖8所示顯示面板驅動裝置可以參照圖1、圖3與圖6所示實施例之相關說明。不同於圖1所示實施例之處,在於圖8所示時序控制器810與源極驅動器121~124之間的資料傳輸介面採用點對點(Peer-to-Peer,P2P)傳輸技術。例如,時序控制器810輸出源極時脈信號CK1與顯示資料DAT1給源極驅動器121,輸出源極時脈信號CK2與顯示資料DAT2給源極驅動器122,輸出源極時脈信號CK3與顯示資料DAT3給源極驅動器123,以及輸出源極時脈信號CK4與顯示資料DAT4給源極驅動器124。 圖9是依照本發明實施例說明圖8中顯示面板驅動裝置的信號時序示意圖。請參照圖1與圖2,顯示資料DAT1中相鄰二條掃描線的顯示資料之間具有一個水平空白(blanking)期間以及重置(reset)期間,以及在每一條掃描線的顯示資料之後接著一筆對應的錯誤檢查資料CS1。顯示資料DAT2、DAT3以及DAT4亦有類似的資料結構。依據時序控制器810所輸出源極時脈信號CK1~CK4、水平起始信號STH、閂鎖信號LD與極性控制性號POL的控制,源極驅動器121~124可以分別將顯示資料DAT1~DAT4中的顯示資料轉換為源極驅動信號,以及配合閘極驅動器131~132的掃描時序將源極驅動信號寫入顯示面板10的多個像素中以顯示影像。 除了顯示資料之外,於本實施例中的源極驅動器121~124還可以分別從顯示資料DAT1~DAT4中接收到錯誤檢查資料CS1、CS2、CS3與CS4。源極驅動器121~124各自依據錯誤檢查資料CS1~CS4檢查對應的顯示資料有無錯誤。當源極驅動器121~124其中的任何一者檢查到顯示資料DAT1~DAT4當中任一者發生錯誤時,該源極驅動器經由回饋匯流排FB回饋一錯誤訊息給時序控制器810。當源極驅動器121~124其中的任何一者回饋該錯誤訊息給時序控制器810時,時序控制器810經由控制匯流排送出禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,使閘極驅動器131~132不驅動顯示面板10中的某一條(或多條)對應閘極線。 例如,請參照圖9,當某一源極驅動器檢查到顯示資料DAT1~DAT4當中任一者的第二線資料(即第二掃描線G2所需顯示資料)發生錯誤時,該源極驅動器經由回饋匯流排FB回饋一錯誤訊息(例如高邏輯「H」)給時序控制器810。依據回饋匯流排FB的錯誤訊息,時序控制器810於期間T2經由控制匯流排送出禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,以遮罩第二掃描線G2的驅動脈衝,也就是使閘極驅動器131~132不驅動顯示面板10中的第二掃描線G2。 上述諸實施例中源極驅動器121~124回饋至時序控制器110(或810)之間的錯誤訊息是以回饋匯流排FB為傳輸介面。在其他實施例中,回饋匯流排FB可以被省略,而改用其他原有的匯流排來回饋錯誤訊息至時序控制器110。例如,請參照圖1,可將錯誤訊息內嵌於原有極性控制性號POL的匯流排,而省略回饋匯流排FB。圖10是依照本發明另一實施例說明圖1中顯示面板驅動裝置的信號時序示意圖。請參照圖10,本實施例中源極驅動器121~124透過極性控制性號POL的匯流排回饋錯誤訊息給時序控制器110。源極驅動器121~124各自依據錯誤檢查資料(例如錯誤檢查資料CS1~CS4)檢查對應的顯示資料有無錯誤。 例如,請參照圖10,當源極驅動器121檢查到第二線資料(即第二掃描線G2所需顯示資料)發生錯誤時,源極驅動器121經由極性控制性號POL的匯流排傳送雙態切換(toggling)信號(例如圖10所示雙態切換信號TS)給時序控制器110。也就是說,當源極驅動器檢查到顯示資料發生錯誤時,源極驅動器121會在一段預設時間中反覆地拉升與拉降此匯流排的準位,以表示錯誤訊息。時序控制器110可以監測極性控制性號POL的匯流排。當時序控制器110發現此匯流排出現雙態切換信號(即錯誤訊息)時,時序控制器110便於期間T2經由控制匯流排送出禁能狀態(例如邏輯0)的輸出致能信號OE給閘極驅動器131~132,以遮罩第二掃描線G2的驅動脈衝,也就是使閘極驅動器131~132不驅動顯示面板10中的第二掃描線G2。 綜上所述,在此說明一種顯示面板驅動電路的操作方法。此操作方法包括:從時序控制器110將顯示資料以及錯誤檢查資料傳送給源極驅動器121~124;由源極驅動器121~124依據該顯示資料產生用於驅動顯示面板10之源極驅動信號:以及由源極驅動器121~124依據該錯誤檢查資料檢查該顯示資料有無錯誤。 在一些實施例中,上述時序控制器110在將一個源極驅動器中所有通道的顯示資料全部傳送完畢時,緊接者將對應的錯誤檢查資料傳送給該源極驅動器。在該源極驅動器完成該錯誤檢查資料的接收操作後,該源極驅動器依據該錯誤檢查資料檢查該些通道的所述顯示資料有無錯誤,並將檢查結果回饋給時序控制器110。值得注意的是,在其他實施例中,上述時序控制器110可先將錯誤檢查資料傳送給一個源極驅動器,然後將對應的顯示資料傳送給該源極驅動器中所有通道。 在一些實施例中,當該顯示資料發生錯誤時,由源極驅動器121~124其中一者回饋錯誤訊息給時序控制器110。當源極驅動器121~124回饋該錯誤訊息給時序控制器110時,由時序控制器110送出一輸出致能信號給閘極驅動器131~132。當閘極驅動器131~132接獲禁能狀態(例如邏輯0)的該輸出致能信號時,閘極驅動器131~132不驅動顯示面板10中一對應閘極線。在其他實施例中,當源極驅動器121~124檢查到該顯示資料發生錯誤時,停止輸出該源極驅動信號給顯示面板10。 在一些實施例中,所述檢查該顯示資料有無錯誤之步驟包括:將該錯誤檢查資料與該顯示資料進行加總,以獲得一加總值;以及檢查該加總值是否為零,以判斷該顯示資料是否錯誤。在其他實施例中,所述檢查該顯示資料有無錯誤之步驟包括:累加該顯示資料,以獲得一累加值;以及比較該累加值與該錯誤檢查資料,以判斷該顯示資料是否錯誤。 上述諸實施例的源極驅動器121~124可以從時序控制器110接收顯示資料以及錯誤檢查資料。源極驅動器121~124依據錯誤檢查資料檢查顯示資料有無錯誤,以避免將錯誤的源極驅動信號寫入顯示面板10。 雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。 10...顯示面板 110、810...時序控制器 121~124...源極驅動器 131~132...閘極驅動器 210...線資料傳送期間 211~214...子期間 310、320、330...通道 311、360...取樣暫存器 312...保持暫存器 313...數位類比轉換器 314...輸出緩衝器 340...錯誤偵測器 341...全加器電路 342...錯誤檢查電路 343...累加電路 344...比較電路 350...移位暫存器 610...控制電路 710...反閘 720...及閘 CK、CK1~CK4...源極時脈信號 CPV...閘極時脈信號 DAT...資料線匯流排 DAT1~DAT4...顯示資料 FB...回饋匯流排 G1~G4...掃描線 LD...閂鎖信號 LD’...控制信號 OE...輸出致能信號 POL...極性控制性號 STH...水平起始信號 STV...垂直起始信號 T2...期間 TS...雙態切換信號 圖1是依照本發明實施例說明一種顯示面板驅動裝置的功能方塊示意圖。 圖2是依照本發明實施例說明圖1中顯示面板驅動裝置的信號時序示意圖。 圖3是依照本發明實施例說明圖1中源極驅動器的功能方塊示意圖。 圖4是依照本發明實施例說明圖3中錯誤偵測器的功能方塊示意圖。 圖5是依照本發明另一實施例說明圖3中錯誤偵測器的功能方塊示意圖。 圖6是依照本發明另一實施例說明圖1中源極驅動器的功能方塊示意圖。 圖7是依照本發明另一實施例說明圖6中控制電路的電路示意圖。 圖8是依照本發明另一實施例說明一種顯示面板驅動裝置的功能方塊示意圖。 圖9是依照本發明實施例說明圖8中顯示面板驅動裝置的信號時序示意圖。 圖10是依照本發明另一實施例說明圖1中顯示面板驅動裝置的信號時序示意圖。 10...顯示面板 110...時序控制器 121~124...源極驅動器 131~132...閘極驅動器 CK...源極時脈信號 CPV...閘極時脈信號 DAT...資料線匯流排 FB...回饋匯流排 G1~G4...掃描線 LD...閂鎖信號 OE...輸出致能信號 POL...極性控制性號 STH...水平起始信號 STV...垂直起始信號
权利要求:
Claims (33) [1] 一種顯示面板驅動裝置,包括:一時序控制器,用於輸出一顯示資料以及一錯誤檢查資料;以及一源極驅動器,耦接至該時序控制器,以依據該顯示資料產生用於驅動一顯示面板之一源極驅動信號,以及依據該錯誤檢查資料檢查該顯示資料有無錯誤。 [2] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中當該源極驅動器檢查到該顯示資料發生錯誤時,係回饋一錯誤訊息給該時序控制器。 [3] 如申請專利範圍第2項所述之顯示面板驅動裝置,更包括:一閘極驅動器,耦接於該時序控制器,其中當該源極驅動器回饋該錯誤訊息給該時序控制器時,該時序控制器送出禁能狀態的一輸出致能信號給該閘極驅動器,以使該閘極驅動器不驅動該顯示面板中一對應閘極線。 [4] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中當該源極驅動器檢查到該顯示資料發生錯誤時,係停止輸出該源極驅動信號。 [5] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中該源極驅動器包含多個通道,在該些通道完成所述顯示資料的接收操作後,該源極驅動器接收所述顯示資料的該錯誤檢查資料。 [6] 如申請專利範圍第5項所述之顯示面板驅動裝置,其中在該源極驅動器在完成該錯誤檢查資料的接收操作後,該源極驅動器依據該錯誤檢查資料檢查該些通道的所述顯示資料有無錯誤,並將檢查結果回饋給該時序控制器。 [7] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中該錯誤檢查資料為該顯示資料的補數,或為該顯示資料之總和的補數。 [8] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中該源極驅動器係藉由檢查該錯誤檢查資料與該顯示資料之總和之加總值是否為零,以判斷該顯示資料是否錯誤。 [9] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中該源極驅動器係累加該顯示資料以獲得一累加值,以及比較該累加值與該錯誤檢查資料,以判斷該顯示資料是否錯誤。 [10] 如申請專利範圍第1項所述之顯示面板驅動裝置,其中該源極驅動器包括:一錯誤偵測器,依據該錯誤檢查資料檢查該顯示資料有無錯誤,其中當該顯示資料為錯誤時,該錯誤偵測器回饋一錯誤訊息給該時序控制器。 [11] 如申請專利範圍第10項所述之顯示面板驅動裝置,其中該錯誤檢查資料為該顯示資料之總和的補數,該錯誤偵測器包括:一全加器電路,將該錯誤檢查資料與該顯示資料進行加總;以及一錯誤檢查電路,接收並檢查該全加器電路的輸出,以及將檢查結果作為該錯誤訊息以通知該時序控制器。 [12] 如申請專利範圍第10項所述之顯示面板驅動裝置,其中該錯誤偵測器包括:一累加電路,將該顯示資料進行累加,以輸出一累加值;以及一比較電路,將該累加值與該錯誤檢查資料進行比較,以及將比較結果作為該錯誤訊息以通知該時序控制器。 [13] 如申請專利範圍第10項所述之顯示面板驅動裝置,其中該源極驅動器更包括:一取樣暫存器,記錄該時序控制器所輸出的該顯示資料以及該錯誤檢查資料;一控制電路,依據該錯誤訊息與該時序控制器所輸出的一閂鎖信號而產生一控制信號;以及一保持暫存器,回應於該控制信號而決定是否閂鎖該取樣暫存器所輸出的該顯示資料。 [14] 一種顯示面板驅動電路的操作方法,包括:從一時序控制器將一顯示資料以及一錯誤檢查資料傳送給一源極驅動器;由該源極驅動器依據該顯示資料產生用於驅動一顯示面板之一源極驅動信號;以及由該源極驅動器依據該錯誤檢查資料檢查該顯示資料有無錯誤。 [15] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,更包括:當該顯示資料發生錯誤時,由該源極驅動器回饋一錯誤訊息給該時序控制器。 [16] 如申請專利範圍第15項所述顯示面板驅動電路的操作方法,更包括:當該源極驅動器回饋該錯誤訊息給該時序控制器時,由該時序控制器送出禁能狀態的一輸出致能信號給一閘極驅動器;以及當該閘極驅動器接獲禁能狀態的該輸出致能信號時,使該閘極驅動器不驅動該顯示面板中一對應閘極線。 [17] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,更包括:當該源極驅動器檢查到該顯示資料發生錯誤時,停止輸出該源極驅動信號。 [18] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,其中該源極驅動器包含多個通道,在該些通道完成所述顯示資料的接收操作後,該源極驅動器接收所述顯示資料的該錯誤檢查資料。 [19] 如申請專利範圍第18項所述顯示面板驅動電路的操作方法,其中在該源極驅動器在完成該錯誤檢查資料的接收操作後,該源極驅動器依據該錯誤檢查資料檢查該些通道的所述顯示資料有無錯誤,並將檢查結果回饋給該時序控制器。 [20] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,其中該錯誤檢查資料為該顯示資料的補數,或為該顯示資料之總和的補數。 [21] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,其中所述檢查該顯示資料有無錯誤之步驟包括:將該錯誤檢查資料與該顯示資料進行加總,以獲得一加總值;以及檢查該加總值是否為零,以判斷該顯示資料是否錯誤。 [22] 如申請專利範圍第14項所述顯示面板驅動電路的操作方法,其中所述檢查該顯示資料有無錯誤之步驟包括:累加該顯示資料,以獲得一累加值;以及比較該累加值與該錯誤檢查資料,以判斷該顯示資料是否錯誤。 [23] 一種源極驅動器,包括:多個通道,各自依據一時序控制器所輸出之一顯示資料產生用於驅動一顯示面板之一源極驅動信號;以及一錯誤偵測器,依據該時序控制器所輸出之一錯誤檢查資料檢查該些通道的該顯示資料有無錯誤。 [24] 如申請專利範圍第23項所述之源極驅動器,其中當該錯誤偵測器檢查到該顯示資料發生錯誤時,係回饋一錯誤訊息給該時序控制器。 [25] 如申請專利範圍第23項所述之源極驅動器,其中當該源極驅動器檢查到該顯示資料發生錯誤時,係停止輸出該源極驅動信號。 [26] 如申請專利範圍第23項所述之源極驅動器,其中在該些通道完成所述顯示資料的接收操作後,該源極驅動器接收所述顯示資料的該錯誤檢查資料。 [27] 如申請專利範圍第26項所述之源極驅動器,其中在該源極驅動器在完成該錯誤檢查資料的接收操作後,該錯誤偵測器依據該錯誤檢查資料檢查該些通道的所述顯示資料有無錯誤,並將檢查結果回饋給該時序控制器。 [28] 如申請專利範圍第23項所述之源極驅動器,其中該錯誤檢查資料為該些通道的該顯示資料的補數,或為該些通道的該顯示資料之總和的補數。 [29] 如申請專利範圍第23項所述之源極驅動器,其中該錯誤偵測器係藉由檢查該錯誤檢查資料與該顯示資料之總和之加總值是否為零,以判斷該顯示資料是否錯誤。 [30] 如申請專利範圍第23項所述之源極驅動器,其中該錯誤偵測器係累加該些通道的該顯示資料以獲得一累加值,以及比較該累加值與該錯誤檢查資料,以判斷該顯示資料是否錯誤。 [31] 如申請專利範圍第23項所述之源極驅動器,其中該錯誤檢查資料為該顯示資料的補數,該錯誤偵測器包括:一全加器電路,將該錯誤檢查資料與該些通道的該顯示資料進行加總;以及一錯誤檢查電路,接收並檢查該全加器電路的輸出,以及將檢查結果作為一錯誤訊息以通知該時序控制器。 [32] 如申請專利範圍第23項所述之源極驅動器,其中該錯誤偵測器包括:一累加電路,將該顯示資料進行累加,以輸出一累加值;以及一比較電路,將該累加值與該錯誤檢查資料進行比較,以及將比較結果作為一錯誤訊息以通知該時序控制器。 [33] 如申請專利範圍第23項所述之源極驅動器,其中該些通道之每一者各自包括一取樣暫存器以及一保持暫存器,該取樣暫存器記錄該時序控制器所輸出的該顯示資料以及該錯誤檢查資料,而該源極驅動器更包括:一控制電路,依據該錯誤偵測器所輸出之一錯誤訊息與該時序控制器所輸出的一閂鎖信號而產生一控制信號;其中該保持暫存器回應於該控制信號而決定是否閂鎖該取樣暫存器所輸出的該顯示資料。
类似技术:
公开号 | 公开日 | 专利标题 TWI438760B|2014-05-21|顯示面板驅動裝置與其操作方法以及其源極驅動器 CN100421146C|2008-09-24|显示设备、显示设备驱动器电路和驱动显示设备的方法 US7719525B2|2010-05-18|Electronic device CN100524395C|2009-08-05|数据传输方法和电子设备 JP4990315B2|2012-08-01|ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 US20080246755A1|2008-10-09|Display, Column Driver Integrated Circuit, and Multi-Level Detector, and Multi-Level Detection Method JP5462566B2|2014-04-02|表示装置 US7215312B2|2007-05-08|Semiconductor device, display device, and signal transmission system US10089918B2|2018-10-02|Display device US20090174646A1|2009-07-09|Gate driver with error blocking mechanism, method of operating the same, and display device having the same CN102930808A|2013-02-13|显示面板驱动装置与其操作方法以及其源极驱动器 US20100177089A1|2010-07-15|Gate driver and display driver using thereof KR102036641B1|2019-10-28|표시 장치 및 그것의 동작 방법 US20130286003A1|2013-10-31|Data driver with up-scaling function and display device having the same US8564525B2|2013-10-22|Driving device for liquid crystal display KR102075545B1|2020-02-11|표시 장치 US20100303195A1|2010-12-02|Gate driver having an output enable control circuit TWI515707B|2016-01-01|影像顯示系統、移位暫存器與移位暫存器控制方法 US20070063954A1|2007-03-22|Apparatus and method for driving a display panel JP2002311880A|2002-10-25|画像表示装置 US7741880B2|2010-06-22|Data receiver and data receiving method US20080192030A1|2008-08-14|Serial Data Transmission Method and Related Apparatus for Display Device US20110181570A1|2011-07-28|Display apparatus, display panel driver and display panel driving method US20110025656A1|2011-02-03|Apparatus and method for driving a display panel US7821483B2|2010-10-26|Interface circuit for data transmission and method thereof
同族专利:
公开号 | 公开日 US20130021306A1|2013-01-24| TWI438760B|2014-05-21|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI497481B|2013-12-02|2015-08-21|Novatek Microelectronics Corp|用於顯示裝置之傳輸方法| CN108922492A|2018-09-18|2018-11-30|京东方科技集团股份有限公司|一种数据驱动器及方法、时序控制器及方法、显示控制装置及显示装置|JP2001188515A|1999-12-27|2001-07-10|Sharp Corp|液晶表示装置およびその駆動方法| US7142200B2|2002-05-22|2006-11-28|Hitachi Displays, Ltd.|Display device and driving method thereof| KR101432718B1|2008-01-07|2014-08-21|삼성디스플레이 주식회사|타이밍 콘트롤러, 그의 에러 검출 방법 및 이를 구비하는표시 장치| US9053673B2|2011-03-23|2015-06-09|Parade Technologies, Ltd.|Scalable intra-panel interface|KR20130051182A|2011-11-09|2013-05-20|삼성전자주식회사|디스플레이 데이터 전송 방법| US9165531B2|2013-05-27|2015-10-20|Google Technology Holdings LLC|System for detecting display driver error when failing to receive a synchronization signal and method thereof| CN103531169B|2013-10-30|2015-09-09|京东方科技集团股份有限公司|一种显示驱动电路及其驱动方法、显示装置| KR102153037B1|2014-09-03|2020-09-08|엘지디스플레이 주식회사|표시장치 및 타이밍 컨트롤러| TWI556202B|2014-10-24|2016-11-01|友達光電股份有限公司|顯示器驅動裝置及顯示裝置的驅動方法| KR20160137855A|2015-05-22|2016-12-01|삼성디스플레이 주식회사|표시장치 및 그 구동 방법| CN104900208B|2015-06-25|2018-07-06|京东方科技集团股份有限公司|时序控制器、时序控制方法及显示面板| US9882746B2|2015-12-29|2018-01-30|Synaptics Incorporated|Timing-controller-controlled power modes in touch-enabled source drivers| WO2017155957A2|2016-03-08|2017-09-14|Synaptics Incorporated|Capacitive sensing in an led display| KR20170121790A|2016-04-25|2017-11-03|삼성디스플레이 주식회사|표시 장치 및 그것의 구동 방법| US10438553B2|2017-06-26|2019-10-08|Novatek Microelectronics Corp.|Method of handling operation of source driver and related source driver and timing controller| US10957260B2|2017-06-26|2021-03-23|Novatek Microelectronics Corp.|Method of controlling power level of output driver in source driver and source driver using the same|
法律状态:
2017-02-21| MM4A| Annulment or lapse of patent due to non-payment of fees|
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 TW100125601A|TWI438760B|2011-07-20|2011-07-20|顯示面板驅動裝置與其操作方法以及其源極驅動器|TW100125601A| TWI438760B|2011-07-20|2011-07-20|顯示面板驅動裝置與其操作方法以及其源極驅動器| US13/286,225| US20130021306A1|2011-07-20|2011-11-01|Display panel driving apparatus and operation method thereof and source driver thereof| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|